비디오: [전기전자 강의] 전기전자 기초다지기 10. 트랜지스터 직류 전류증폭률 ( hFE ) , 에미터 접지 증폭기, 컬렉터 접지 증폭기, 베이스 접지 증폭기. 전류 증폭률 β α 2024
피드백 회로가 어떻게 작동하는지 이해하는 데 관심이있는 경우 전자식 연산 증폭기의이 규칙을 기억하십시오. 입력 전압이 0 이외의 값이면 연산 증폭기가 포화 상태가되고 출력 전압은 허용되는 최대 값이됩니다. 피드백 회로의 목적은 출력 전압의 일부를 반전 입력으로 되 돌리는 것인데, 결과적으로 입력 - 전압 차가 제로쪽으로 구동된다. 전압이 0에 가까워지면 연산 증폭기의 이득은 유용한 범위로 떨어지기 시작합니다.
폐쇄 루프 증폭기 회로의 가장 큰 특징은 연산 증폭기 IC 외부에있는 두 개의 저항으로 회로가 궁극적으로 가질 수있는 이득 양을 정밀하게 제어 할 수 있다는 것입니다. 원하는 모든 이득을 얻으려면 (연산 증폭기의 한계 내에서) 올바른 저항 값을 선택해야합니다.